## 武汉大学计算机学院

## 2015~2016 学年第二学期 2015 级《数字逻辑》 期未考试试卷(闭卷考试) A卷

| 班级                        | 学号                   | 姓名           | 成绩                                   |
|---------------------------|----------------------|--------------|--------------------------------------|
| 注: 全部                     | 部答案均要求写在             | 答题纸上,写       | 写在试卷上无效<br>                          |
| 一、判断改错题(每小                | 、题 3 分, 共 18 分       | ·) ()        |                                      |
| 1、等效状态和相容                 |                      |              | ( )                                  |
| 2、奇偶效验码能发                 | 现并纠正奇数位领             | 错误。          |                                      |
| 3、超前进位二进制                 | ]并行加法器比串             | 行进位二进制       | 并行加法器运算速度快。(                         |
| 4、Moore型电路的制              | 犬态表可以用 Mea           | ıly 型电路状态    | 忘表的形式表示,反之不能。(                       |
| 5、PLA 的与阵列不               | 可编程,或阵列              | 可编程。         | ( )                                  |
| 6、同步十进制可逆                 | 过计数器 74LS192         | 的最大计数模       | 是 16。 ( )                            |
|                           |                      |              |                                      |
| 二、单选题(每空2分                | 、共20分)               |              |                                      |
| 从下列各题的四个答                 | 案中,选出一个              | 正确答案,并       | 将其代号填入括号内                            |
| 1、TTL与非门的                 | J关门电平为 0.8V          | ,开门电平为       | y 1.9V,当其输入低电平为 0.3V                 |
| 高电平为 3.6V 时,其何            | 氐电平噪声容限为             | <b>j</b> ( ) |                                      |
| A. 0.8V                   | B. 1.8V              | C. 0.5V      | D. 1.5V                              |
| 2、数字信号的典型                 | 型代表是(  )             |              |                                      |
| A. 正弦波                    | B. 矩形波               | C. 尖峰波       | D. 三角波                               |
| 3、(27.5) 10 对应[           | 的二进制数和十六             | 送制数是(        | )                                    |
| A. (11011.5) <sub>2</sub> | (1B.8) <sub>16</sub> | B. (11011.1) | ) <sub>2</sub> ,(1B.4) <sub>16</sub> |
| C. (11100.5) <sub>2</sub> | (1C.8) <sub>16</sub> | D. (11011.1) | $)_{2}$ , $(1B.8)_{16}$              |
| 4、不属于 PLD 基               | 本结构部分的是              | ( <b>A</b> ) |                                      |
| A. 与非门阵列                  | J B. 与门阵             | 列 C. 或       | 门阵列 D. 输入缓冲器                         |
| 5、若要把正弦波图                 | 变换成同频率的矩             | 形波,应选择       | 泽( ) 电路                              |
| A. 施密特触》                  | <b></b>              | B. 基本        | R-S 触发器                              |
| C. 多谐振荡器                  | 提                    | D. 单稳:       | 触发器                                  |
| 6、异步清除计数器                 | 器是指( D )             | 的计数器         |                                      |
| A. 具有清除功                  | J能的同步型               |              | B. 具有清除功能的异步型                        |
|                           |                      |              | D. 清除信号与时钟信号无关                       |
| C. 11313/1H 3 3           | · 4 • 1 1H           | > 4 HP1141Vi | - 11/4/10 2 2/4 FI 10 2/0/C          |

- 7、 $F(A,B,C) = AB + \overline{AC} + \overline{BC}$  的最简与-或表达式是(

  - A.  $\overline{C}$  B.  $A+\overline{C}$
- C.  $B + \overline{C}$  D.  $AB + \overline{C}$
- 8、数字系统由( A )组成
  - A. 控制器和信息处理器

B. 控制器

C. 信息处理器

- D. CPU 和存储器
- 9、电平异步时序逻辑电路中反馈回路间的临界竞争,可导致电路( )

A.速度下降 B. 发生错误状态转移 C.时延增加 D. 3 信号减弱

10, 
$$F(A,B,C) = AB + BC + AC = P(A,B,C) = \overline{AB} + \overline{BC} + \overline{AC}$$
 ( C

A.相等

B. 互为对偶式

C. 互为反函数 D. 以上都不正确

- 三、分析题(每小题12分,共24分)
- 1、分析图 1 所示组合逻辑电路, 其中 16 引脚的集成电路为三一八译码器 74138。 要求:
  - ① 写出函数表达式(4分)
  - ② 列出函数真值表(4分)
  - ③ 说明电路功能 (4分)



图 1

- 2、分析图 2 所示电路,设  $Q_1Q_2=00$ ,输入 x 和 CP 的波形如图,要求:
  - ① 写出激励函数表达式(4分)
  - 判断电路是同步还是异步时序逻辑电路,是 Moore 型还是 Mealy 型(4分)
  - 画出输出  $Q_1$ 、 $Q_2$  的波形图。(4分)



四、设计题(每小题12分,共24分)

- 1、某工厂有 A、B、C 三个车间,每个车间各需 1kw 电力,工厂有两台功率分别为 1kw 和 2kw 发电机。试设计一个能自动完成配电的组合逻辑电路,要求用 2 个四选一多 路选择器 74153 实现,用 AB 作地址选择端。(提示: A、B、C 是输入,有用电和不用电 二种情况,两台功率发电机是输出,有停机和开机二种情况)。
  - ① 列出真值表(4分)
  - ② 写出输出函数表达式,确定各个数据输入端的 Di 表达式 (4分)
  - ③ 画出逻辑图 (4分)
- 2、用 T 触发器作为存储元件,设计一个 Mealy 型模 4 可逆同步计数器,输入 X=0 时加 1 计数、X=1 时减 1 计数,当有进位/借位时输出 Z 为 1,否则 Z 为 0。
- 要求: ①作出状态图和状态表(4分)
  - ②确定激励函数和输出函数(4分)
  - ③画出逻辑图(4分)

## 五、应用题(14分)

用二片 4 位超前进位二进制并行加法器 74283 设计一个用 8421BCD 码表示的 2 个 1 位十进制数 A<sub>4</sub>A<sub>3</sub>A<sub>2</sub>A<sub>1</sub> 和 B<sub>4</sub>B<sub>3</sub>B<sub>2</sub>B<sub>1</sub> 相加的加法器,输出结果任然用 8421BCD 码表示。

- ① 说明设计思路和实现步骤(7分)
- ② 画出逻辑图 (7分)

## 附:集成电路逻辑符号如下:

